연산 증폭기 과제: 모니터의 지연은 얼마나 됩니까?

블로그

홈페이지홈페이지 / 블로그 / 연산 증폭기 과제: 모니터의 지연은 얼마나 됩니까?

May 09, 2023

연산 증폭기 과제: 모니터의 지연은 얼마나 됩니까?

CRT 디스플레이 시대에는 소스와 디스플레이 간의 정확한 동기화가

CRT 디스플레이 시대에는 소스와 디스플레이 간의 정확한 동기화로 인해 입력에 나타나는 비디오 라인과 이를 화면에 쓰는 점 사이의 시간이 일정하고 매우 작았습니다. 오늘날의 디스플레이 기술은 1970년대 가족이 사용했던 TV에 비해 상상할 수 없는 해상도를 제공하지만, 프레임이 표시되기 전에 훨씬 더 긴 지연을 부과하는 모든 신호 처리를 희생해야 합니다. 이는 게이머에게 문제가 될 수 있지만 일반 시청에서도 문제가 될 수 있습니다. 어떤 상황에서는 지연이 영화와 사운드트랙 간의 연결이 끊어져 들을 수 있을 만큼 길어질 수 있기 때문입니다. 이는 [Mike Kibbel]이 비디오 입력 지연 미터를 통해 언급한 내용이며 매우 흥미로운 프로젝트가 됩니다.

그 중심에는 FPGA가 있으며, 아래 영상에서 프로그래밍에 대해 자세히 설명합니다. 둘 다 모니터를 구동하고 측정을 수행하기 위해 DVI 출력을 생성합니다. 회로의 아날로그-디지털 변환기 측면은 흥미롭습니다. 그는 간단한 1비트 변환기를 형성하기 위해 비교기를 구동하는 포토다이오드와 연산 증폭기를 가지고 있습니다. 그는 비교기에 적용되는 소량의 히스테리시스와 같은 유용한 작은 보석을 통해 우리에게 설계 과정을 자세히 안내합니다.

이 프로젝트를 구현할 수 있는 방법은 여러 가지가 있을 수 있지만 이 방법은 기술적으로 우아하고 매우 잘 문서화되어 있습니다. 확실히 볼만한 가치가 있습니다!